Autor der Publikation

A Sub-Picosecond Resolution 0.5-1.5 GHz Digital-to-Phase Converter.

, , , und . IEEE J. Solid State Circuits, 43 (2): 414-424 (2008)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

LSB-first SAR ADC with bit-repeating for reduced energy consumption., , und . ICECS, Seite 203-206. IEEE, (2014)Analysis of metastability errors in asynchronous SAR ADCs., , und . ICECS, Seite 547-550. IEEE, (2015)Bit-error-rate analysis and mixed signal triple modular redundancy methods for data converters., , , , und . ICECS, Seite 421-424. IEEE, (2015)Time-Shifted CDS Enhancement of Comparator-Based MDAC for Pipelined ADC Applications., , und . ICECS, Seite 210-213. IEEE, (2007)Design and Analysis of Noise Tolerant Ring Oscillators Using Maneatis Delay Cells., , , , und . ICECS, Seite 494-497. IEEE, (2007)A +5dBFS third-order extended dynamic range single-loop ΔΣ modulator., , und . CICC, Seite 1-4. IEEE, (2010)Stochastic approximation register ADC., , , und . NEWCAS, Seite 189-192. IEEE, (2014)A 2.5-V 10-b 120-MSample/s CMOS pipelined ADC based on merged-capacitor switching., , , und . IEEE Trans. Circuits Syst. II Express Briefs, 51-II (5): 269-275 (2004)Domino-Logic-Based ADC for Digital Synthesis., , , und . IEEE Trans. Circuits Syst. II Express Briefs, 58-II (11): 744-747 (2011)Continuous-time filter design optimized for reduced die area., , , und . IEEE Trans. Circuits Syst. II Express Briefs, 51-II (3): 105-110 (2004)