Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Circuit Design for Bias Compatibility in Novel FinFET-Based Floating-Body RAM., , , , , , , , , und . IEEE Trans. Circuits Syst. II Express Briefs, 57-II (3): 183-187 (2010)Investigation of Bulk and DTMOS triple-gate devices under 60 MeV proton irradiation., , , , , und . Microelectron. Reliab., 54 (11): 2349-2354 (2014)III-V HBTs on 300 mm Si substrates using merged nano-ridges and its application in the study of impact of defects on DC and RF performance., , , , , , , , , und 4 andere Autor(en). ESSDERC, Seite 261-264. IEEE, (2022)Non-uniform strain in lattice-mismatched heterostructure tunnel field-effect transistors., , , , , , und . ESSDERC, Seite 412-415. IEEE, (2016)Sequential 3D: Key integration challenges and opportunities for advanced semiconductor scaling., , , , , , , , , und 15 andere Autor(en). ICICDT, Seite 145-148. IEEE, (2018)Silicon LEDs in FinFET technology., , , , , und . ESSDERC, Seite 274-277. IEEE, (2014)High-energy neutrons effect on strained and non-strained SOI MuGFETs and planar MOSFETs., , , , , , , , und . Microelectron. Reliab., 52 (1): 118-123 (2012)A Composite AlGaN/cGaN Back Barrier for mm-Wave GaN-on-Si HEMTs., , , , , , , , und . ESSDERC, Seite 152-155. IEEE, (2023)The relationship between border traps characterized by AC admittance and BTI in III-V MOS devices., , , , , , , , , und 2 andere Autor(en). IRPS, Seite 5. IEEE, (2015)ESD characterization of planar InGaAs devices., , , , , , , , , und 7 andere Autor(en). IRPS, Seite 3. IEEE, (2015)