Autor der Publikation

A New Scan Power Reduction Scheme Using Transition Freezing for Pseudo-Random Logic BIST.

, , , , und . IEICE Trans. Inf. Syst., 91-D (4): 1185-1188 (2008)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A New Scan Power Reduction Scheme Using Transition Freezing for Pseudo-Random Logic BIST., , , , und . IEICE Trans. Inf. Syst., 91-D (4): 1185-1188 (2008)Low Loss Hybrid-Plane PCB Structure for Improving Signal Quality in High-Speed Signal Transmission., und . IEEE Access, (2024)Pattern Mapping Method for Low Power BIST Based on Transition Freezing Method., , , und . IEICE Trans. Inf. Syst., 93-D (3): 643-646 (2010)A Low-Cost BIST Based on Histogram Testing for Analog to Digital Converters., , , , und . IEICE Trans. Electron., 91-C (4): 670-672 (2008)A New Built-in Self Test Scheme for Phase-Locked Loops Using Internal Digital Signals., , , und . IEICE Trans. Electron., 91-C (10): 1713-1716 (2008)A New Analog-to-Digital Converter BIST Considering a Transient Zone., , , , und . IEICE Trans. Electron., 90-C (11): 2161-2163 (2007)Deterministic built-in self-test using split linear feedback shift register reseeding for low-power testing., , , , und . IET Comput. Digit. Tech., 1 (4): 369-376 (2007)TOSCA: Total Scan Power Reduction Architecture based on Pseudo-Random Built-in Self Test Structure., , , , und . ATS, Seite 17-24. IEEE, (2006)A New Low Power Test Pattern Generator using a Transition Monitoring Window based on BIST Architecture., , , und . Asian Test Symposium, Seite 230-235. IEEE Computer Society, (2005)