Autor der Publikation

A 94-dB DR, 105-Hz bandwidth interface circuit for inertial navigation applications.

, , , und . ISIC, Seite 1-4. IEEE, (2016)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A 4.2-mW 77.1-dB SNDR 5-MHz BW DT 2-1 MASH Δ Σ Modulator With Multirate Opamp Sharing., , , , und . IEEE Trans. Circuits Syst. I Regul. Pap., 64-I (10): 2641-2654 (2017)A novel low-voltage finite-gain compensation technique for high-speed reset- and switched-opamp circuits., , und . ISCAS, IEEE, (2006)A frequency up-conversion and two-step channel selection embedded CMOS D/A interface., , , , und . ISCAS (1), Seite 392-395. IEEE, (2005)A 10-bit 500-MS/s Partial-Interleaving Pipelined SAR ADC With Offset and Reference Mismatch Calibrations., , , und . IEEE Trans. Very Large Scale Integr. Syst., 25 (1): 354-363 (2017)A linear-phase halfband SC video interpolation filter with coefficient-sharing and spread-reduction., , und . ISCAS, Seite 177-180. IEEE, (2000)An 11b 60MS/s 2.1mW two-step time-interleaved SAR-ADC with reused S&H., , , , , , , , und . ESSCIRC, Seite 218-221. IEEE, (2010)A 34fJ 10b 500 MS/s partial-interleaving pipelined SAR ADC., , , , und . VLSIC, Seite 90-91. IEEE, (2012)New impulse sampled IIR switched-capacitor interpolators., , und . ICECS, Seite 203-206. IEEE, (1996)A pseudo-differential comparator-based pipelined ADC with common mode feedforward technique., , , , , und . APCCAS, Seite 276-279. IEEE, (2008)A robust NTF zero optimization technique for both low and high OSRs sigma-delta modulators., , , , , und . APCCAS, Seite 29-32. IEEE, (2012)