Autor der Publikation

SPIRIT: a highly robust combinational test generation algorithm.

, und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 21 (12): 1446-1458 (2002)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Constructing Augmented Multimode Compactors.. VTS, Seite 29-34. IEEE Computer Society, (2008)Yield Analysis of Logic Circuits., , , , , und . VTS, Seite 103-108. IEEE Computer Society, (2004)Changing the Scan Enable during Shift., , , , , und . VTS, Seite 73-78. IEEE Computer Society, (2004)Two-Step Dynamic Encoding for Linear Decompressors.. ATS, Seite 330-335. IEEE Computer Society, (2014)Fully X-tolerant, very high scan compression., , , und . DAC, Seite 362-367. ACM, (2010)Constructing augmented time compactors.. European Test Symposium, Seite 151-156. IEEE Computer Society, (2010)A class of sequential circuits with combinational test generation complexity under single-fault assumption., , und . Asian Test Symposium, Seite 398-403. IEEE Computer Society, (2000)SPIRIT: A Highly Robust Combinational Test Generation Algorithm., und . VTS, Seite 346-351. IEEE Computer Society, (2001)A New Paradigm for Synthesis of Linear Decompressors., , und . DAC, Seite 39:1-39:6. ACM, (2017)SPIRIT: a highly robust combinational test generation algorithm., und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 21 (12): 1446-1458 (2002)