Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

On the Optimal Design of Triple Modular Redundancy Logic for SRAM-based FPGAs, , , und . CoRR, (2007)Exploring the inherent fault tolerance of successive approximation algorithms under laser fault injection., , , und . LATS, Seite 1-6. IEEE, (2018)Improving approximate-TMR using multi-objective optimization genetic algorithm., , , , , , und . LATS, Seite 1-6. IEEE, (2018)Applying TMR in Hardware Accelerators Generated by High-Level Synthesis Design Flow for Mitigating Multiple Bit Upsets in SRAM-Based FPGAs., , , , und . ARC, Volume 10216 von Lecture Notes in Computer Science, Seite 202-213. (2017)Applying lockstep in dual-core ARM Cortex-A9 to mitigate radiation-induced soft errors., , und . LASCAS, Seite 1-4. IEEE, (2017)Comparative Analysis of Inference Errors in a Neural Network Implemented in SRAM-Based FPGA Induced by Neutron Irradiation and Fault Injection Methods., , , , und . SBCCI, Seite 1-6. IEEE, (2018)Combining fault tolerance and serialization effort to improve yield in 3D Networks-on-Chip., , , , , , , , und . ICECS, Seite 125-128. IEEE, (2013)Impact of different transistor arrangements on gate variability., , , , , und . Microelectron. Reliab., (2018)Application-Based Analysis of Register File Criticality for Reliability Assessment in Embedded Microprocessors., , , , und . J. Electron. Test., 31 (2): 139-150 (2015)Exploring the Limitations of Software-based Techniques in SEE Fault Coverage., , , und . J. Electron. Test., 27 (4): 541-550 (2011)