Autor der Publikation

A Fully Adaptive 19-58-Gb/s PAM-4 and 9.5-29-Gb/s NRZ Wireline Transceiver With Configurable ADC in 16-nm FinFET.

, , , , , , , , , , , , , , , und . IEEE J. Solid State Circuits, 54 (1): 18-28 (2019)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A Fully Adaptive 19-58-Gb/s PAM-4 and 9.5-29-Gb/s NRZ Wireline Transceiver With Configurable ADC in 16-nm FinFET., , , , , , , , , und 6 andere Autor(en). IEEE J. Solid State Circuits, 54 (1): 18-28 (2019)A O.96pJ/b 7 × 50Gb/s-per-Fiber WDM Receiver with Stacked 7nm CMOS and 45nm Silicon Photonic Dies., , , , , , , , , und 7 andere Autor(en). ISSCC, Seite 204-205. IEEE, (2023)A fully adaptive 19-to-56Gb/s PAM-4 wireline transceiver with a configurable ADC in 16nm FinFET., , , , , , , , , und 6 andere Autor(en). ISSCC, Seite 108-110. IEEE, (2018)A 32.75-Gb/s voltage mode transmitter with 3-tap FFE in 16nm CMOS., , , , , , , , , und 1 andere Autor(en). A-SSCC, Seite 233-236. IEEE, (2016)A 32.75-Gb/s Voltage-Mode Transmitter With Three-Tap FFE in 16-nm CMOS., , , , , , , , , und 2 andere Autor(en). IEEE J. Solid State Circuits, 52 (10): 2663-2678 (2017)A 112-GB/S PAM4 Transmitter in 16NM FinFET., , , , , , , , , und 3 andere Autor(en). VLSI Circuits, Seite 45-46. IEEE, (2018)A 2.25pJ/bit Multi-lane Transceiver for Short Reach Intra-package and Inter-package Communication in 16nm FinFET., , , , , , , , , und 9 andere Autor(en). CICC, Seite 1-8. IEEE, (2019)