Autor der Publikation

Observations Concerning the Generation of Spurious Tones in Digital Delta-Sigma Modulators Followed by a Memoryless Nonlinearity.

, , und . IEEE Trans. Circuits Syst. II Express Briefs, 58-II (11): 714-718 (2011)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Calculation of cycle lengths in higher-order MASH DDSMs with constant inputs., und . ICECS, Seite 479-482. IEEE, (2010)A spur-free MASH digital delta-sigma modulator with higher order shaped dither., , , , , , und . ECCTD, Seite 723-726. IEEE, (2009)Calculation of cycle lengths in MASH 1-2-2 digital delta sigma modulators with a constant input., , , und . ECCTD, Seite 627-630. IEEE, (2009)Observations Concerning the Generation of Spurious Tones in Digital Delta-Sigma Modulators Followed by a Memoryless Nonlinearity., , und . IEEE Trans. Circuits Syst. II Express Briefs, 58-II (11): 714-718 (2011)A Spur-Free MASH DDSM With High-Order Filtered Dither., , und . IEEE Trans. Circuits Syst. II Express Briefs, 58-II (9): 585-589 (2011)A novel implementation of dithered digital delta-sigma modulators via bus-splitting., , und . ISCAS, Seite 1363-1366. IEEE, (2011)Spurious tones in digital delta-sigma modulators resulting from pseudorandom dither., , und . J. Frankl. Inst., 352 (8): 3325-3344 (2015)Hardware Reduction in Digital Delta-Sigma Modulators via Bus-Splitting and Error Masking - Part II: Non-Constant Input., , und . IEEE Trans. Circuits Syst. I Regul. Pap., 59-I (9): 1980-1991 (2012)Hardware Reduction in Digital Delta-Sigma Modulators Via Bus-Splitting and Error Masking - Part I: Constant Input., , und . IEEE Trans. Circuits Syst. I Regul. Pap., 58-I (9): 2137-2148 (2011)0.3-4.3 GHz Frequency-Accurate Fractional-N Frequency Synthesizer With Integrated VCO and Nested Mixed-Radix Digital Δ-Σ Modulator-Based Divider Controller., , , , , und . IEEE J. Solid State Circuits, 49 (7): 1595-1605 (2014)