Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Scanning spreading resistance microscopy for failure analysis of nLDMOS devices with decreased breakdown voltage., , , , , , , , und . Microelectron. Reliab., 54 (9-10): 2128-2132 (2014)Extraction of the active acceptor concentration in (pseudo-) vertical GaN MOSFETs using the body-bias effect., , , , , , , , , und . Microelectron. J., (2019)2021 Roadmap on Neuromorphic Computing and Engineering., , , , , , , , , und 46 andere Autor(en). CoRR, (2021)A pseudo-memcapacitive neurotransistor for spiking neural networks., , , , , , und . MOCAST, Seite 1-5. IEEE, (2023)Reconfigurable nanowire transistors with multiple independent gates for efficient and programmable combinational circuits., , , , , , und . DATE, Seite 169-174. IEEE, (2016)In-depth electrical characterization of carrier transport in ambipolar Si-NW Schottky-barrier FETs., , , , , , , und . ESSDERC, Seite 304-307. IEEE, (2017)Design Enablement Flow for Circuits with Inherent Obfuscation based on Reconfigurable Transistors., , , , , , , , , und 6 andere Autor(en). DATE, Seite 1-6. IEEE, (2023)END-TRUE: Emerging Nanotechnology-Based Double-Throughput True Random Number Generator., , , , , , , und . VLSI-SoC (Selected Papers), Volume 661 von IFIP Advances in Information and Communication Technology, Seite 175-203. Springer, (2021)Ultra-dense co-integration of FeFETs and CMOS logic enabling very-fine grained Logic-in-Memory., , , , , , , , und . ESSDERC, Seite 118-121. IEEE, (2019)Localization of temperature sensitive areas on analog circuits., , und . Microelectron. J., 45 (6): 734-739 (2014)