Autor der Publikation

Compression/Scan Co-design for Reducing Test Data Volume, Scan-in Power Dissipation, and Test Application Time.

, , , , und . IEICE Trans. Inf. Syst., 89-D (10): 2616-2625 (2006)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Task Scheduling in Cloud Computing Based on Cross Entropy Method., , und . GRMSE (1), Volume 698 von Communications in Computer and Information Science, Seite 196-202. Springer, (2016)DHSA: efficient doubly homomorphic secure aggregation for cross-silo federated learning., , , , , und . J. Supercomput., 79 (3): 2819-2849 (2023)Selected Transition Time Adjustment for Tolerating Crosstalk Effects on Network-on-Chip Interconnects., , , und . IEEE Trans. Very Large Scale Integr. Syst., 19 (10): 1787-1800 (2011)BMC-Based Temperature-Aware SBST for Worst-Case Delay Fault Testing Under High Temperature., , , , , und . IEEE Trans. Very Large Scale Integr. Syst., 30 (11): 1677-1690 (2022)Data Remapping for Static NUCA in Degradable Chip Multiprocessors., , , , und . IEEE Trans. Very Large Scale Integr. Syst., 23 (5): 879-892 (2015)Embedded test resource for SoC to reduce required tester channels based on advanced convolutional codes., , , und . IEEE Trans. Instrum. Meas., 55 (2): 389-399 (2006)Reinventing Memory System Design for Many-Accelerator Architecture., , , und . J. Comput. Sci. Technol., 29 (2): 273-280 (2014)Compression/Scan Co-design for Reducing Test Data Volume, Scan-in Power Dissipation, and Test Application Time., , , , und . IEICE Trans. Inf. Syst., 89-D (10): 2616-2625 (2006)SATAM: A SAT Attack Resistant Active Metering Against IC Overbuilding., , , , und . IEEE Trans. Emerg. Top. Comput., 10 (4): 2025-2041 (2022)On-Line Fault Protection for ReRAM-Based Neural Networks., , , , , , und . IEEE Trans. Computers, 72 (2): 423-437 (Februar 2023)