Autor der Publikation

Optimization of a Linked Cache Coherence Protocol for Scalable Manycore Coherence.

, , und . ARCS, Volume 9637 von Lecture Notes in Computer Science, Seite 100-112. Springer, (2016)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

To be silent or not: on the impact of evictions of clean data in cache-coherent multicores., , und . J. Supercomput., 73 (10): 4428-4443 (2017)Analysis of the Interactions Between ILP and TLP With Hardware Transactional Memory., , , , und . PDP, Seite 157-164. IEEE, (2022)CELLO: Compiler-Assisted Efficient Load-Load Ordering in Data-Race-Free Regions., , , , und . PACT, Seite 1-13. IEEE, (2023)Splash-4: A Modern Benchmark Suite with Lock-Free Constructs., , , und . IISWC, Seite 51-64. IEEE, (2022)Filter caching for free: the untapped potential of the store-buffer., , , und . ISCA, Seite 436-448. ACM, (2019)ECONO: Express coherence notifications for efficient cache coherency in many-core CMPs., , , und . ICSAMOS, Seite 237-244. IEEE, (2013)Turning Centralized Coherence and Distributed Critical-Section Execution on their Head: A New Approach for Scalable Distributed Shared Memory., , , , und . HPDC, Seite 3-14. ACM, (2015)Optimization of a Linked Cache Coherence Protocol for Scalable Manycore Coherence., , und . ARCS, Volume 9637 von Lecture Notes in Computer Science, Seite 100-112. Springer, (2016)POSTER: Efficient Self-Invalidation/Self-Downgrade for Critical Sections with Relaxed Semantics., , , und . PACT, Seite 433-434. ACM, (2016)Non-Speculative Load-Load Reordering in TSO., , , und . ISCA, Seite 187-200. ACM, (2017)