Autor der Publikation

Resource-Efficient SRAM-Based Ternary Content Addressable Memory.

, , und . IEEE Trans. Very Large Scale Integr. Syst., 25 (4): 1583-1587 (2017)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Exploitations of Multiple Rows Hammering and Retention Time Interactions in DRAM Using X-Ray Radiation., , , , und . IEEE Access, (2021)Study of TID effects on one row hammering using gamma in DDR4 SDRAMs., , , und . IRPS, Seite 2-1. IEEE, (2018)Temporal and frequency characteristic analysis of margin-related failures caused by an intermittent nano-scale fracture of the solder ball in a BGA package device., , , und . Microelectron. Reliab., (2017)Low-Power Ternary Content-Addressable Memory Design Using a Segmented Match Line.. IEEE Trans. Circuits Syst. I Regul. Pap., 55-I (6): 1485-1494 (2008)A cost-effective design for testability: clock line control and test generation using selective clocking., und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 18 (6): 850-861 (1999)Characterizing the Capacitive Crosstalk in SRAM Cells Using Negative Bit-Line Voltage Stress., , und . IEEE Trans. Instrumentation and Measurement, 61 (12): 3259-3272 (2012)Null Detector Circuit Design Scheme for Detecting Defective AC-Coupled Capacitors in Differential Signaling.. IEEE Trans. Instrumentation and Measurement, 58 (8): 2544-2556 (2009)A di/dt Compensation Technique in Delay Testing by Disconnecting Power Pins.. IEEE Trans. Instrumentation and Measurement, 58 (10): 3450-3456 (2009)An Efficient Multiple Cell Upsets Tolerant Content-Addressable Memory., , , und . IEEE Trans. Computers, 63 (8): 2094-2098 (2014)Hybrid Partitioned SRAM-Based Ternary Content Addressable Memory., , und . IEEE Trans. Circuits Syst. I Regul. Pap., 59-I (12): 2969-2979 (2012)