Autor der Publikation

An Energy-Efficient Low-Latency 3D-CNN Accelerator Leveraging Temporal Locality, Full Zero-Skipping, and Hierarchical Load Balance.

, , , , und . DAC, Seite 241-246. IEEE, (2021)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

C3MLS: An Ultra-Wide-Range Energy-Efficient Level Shifter With CCLS/CMLS Hybrid Structure., und . IEEE J. Solid State Circuits, 58 (10): 2685-2695 (Oktober 2023)Tri-mode Operation for Noise Reduction and Data Preservation in Low-Leakage Multi-Threshold CMOS Circuits., und . VLSI-SoC (Selected Papers), Volume 373 von IFIP Advances in Information and Communication Technology, Seite 258-290. Springer, (2010)Ground-Bouncing-Noise-Aware Combinational MTCMOS Circuits., und . IEEE Trans. Circuits Syst. I Regul. Pap., 57-I (8): 2053-2065 (2010)A novel 6T SRAM cell with asymmetrically gate underlap engineered FinFETs for enhanced read data stability and write ability., , und . ISQED, Seite 353-358. IEEE, (2013)A -80 dB PSRR 4.99 ​ppm/°C TC bandgap reference with nonlinear compensation., , , , , , , , , und . Microelectron. J., (2020)An Energy-Efficient Low-Latency 3D-CNN Accelerator Leveraging Temporal Locality, Full Zero-Skipping, and Hierarchical Load Balance., , , , und . DAC, Seite 241-246. IEEE, (2021)Standard Cell Optimization for Ultra-Low-Voltage Digital Circuits., und . ICICDT, Seite 1-4. IEEE, (2019)Efficient Zero-Activation-Skipping for On-Chip Low-Energy CNN Acceleration., , und . AICAS, Seite 1-4. IEEE, (2021)A Compact Low-Power Data Retention Flip-Flop with Easy-Sleep Mode., und . ISCAS, Seite 1-5. IEEE, (2020)Segmented Reconfigurable Cyclic Shifter for QC-LDPC Decoder., , , , , und . ISCAS, Seite 1-5. IEEE, (2021)