Autor der Publikation

Using Infrastructure IPs to Support SW-Based Self-Test of Processor Cores.

, , und . MTV, Seite 22-27. IEEE Computer Society, (2004)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Software-Based Self-Test for Transition Faults: a Case Study., , , und . VLSI-SoC, Seite 76-81. IEEE, (2019)Test-Plan Optimization for Flying-Probes In-Circuit Testers., , , und . ITC-Asia, Seite 19-24. IEEE, (2019)System-level test bench generation in a co-design framework., , , , und . ETW, Seite 25-30. IEEE Computer Society, (2000)BASTION: Board and SoC test instrumentation for ageing and no failure found., , , , , , , , und . DATE, Seite 115-120. IEEE, (2017)Exploring the Mysteries of System-Level Test., , , , , , , , , und . ATS, Seite 1-6. IEEE, (2020)Effective SAT-based Solutions for Generating Functional Sequences Maximizing the Sustained Switching Activity in a Pipelined Processor., , , , , und . ATS, Seite 73-78. IEEE, (2021)Automating the Generation of Functional Stress Inducing Stimuli for Burn-In Testing., , , , , und . ETS, Seite 1-5. IEEE, (2023)Exploiting the Selfish Gene algorithm for evolving hardware cellular automata., , und . CEC, Seite 1401-1406. IEEE, (2000)Simulation-Based Analysis of SEU Effects on SRAM-based FPGAs., , und . FPL, Volume 2438 von Lecture Notes in Computer Science, Seite 607-615. Springer, (2002)A Software Fault Tolerance Method for Safety-Critical Systems: Effectiveness and Drawbacks., , , , und . SBCCI, Seite 101-108. IEEE Computer Society, (2002)