Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

An embedded DSP core for wireless communication., , , , und . ISCAS (4), Seite 524-527. IEEE, (2002)A 12.5 Gbps CMOS input sampler for serial link receiver front end., , und . ISCAS (2), Seite 1055-1058. IEEE, (2005)A low-power charge sharing hierarchical bitline and voltage-latched sense amplifier for SRAM macro in 28 nm CMOS technology., , , , , und . SoCC, Seite 160-164. IEEE, (2014)4/2 PAM serial link transmitter with tunable pre-emphasis., , , und . ISCAS (1), Seite 952-958. IEEE, (2004)An ultra-low voltage hearing aid chip using variable-latency design technique., , , , , und . ISCAS, Seite 2543-2546. IEEE, (2014)Full-digital high throughput design of adaptive decision feedback equalizers using coefficient-lookahead., , , und . ASICON, Seite 1-4. IEEE, (2015)Novel Programmable FIR Filter Based on Higher Radix Recoding for Low-Power and High-Performance Applications., und . ICASSP (3), Seite 1473-1476. IEEE, (2007)A high-performance low VMIN 55nm 512Kb disturb-free 8T SRAM with adaptive VVSS control., , , , , , , , , und 9 andere Autor(en). SoCC, Seite 197-200. IEEE, (2011)Power and area reduction in multi-stage addition using operand segmentation., , , und . VLSI-DAT, Seite 1-4. IEEE, (2013)Analysis and implementation of low-power perceptual multiband noise reduction for the hearing aids application., , , , und . IET Circuits Devices Syst., 8 (6): 516-525 (2014)