Autor der Publikation

An Efficient FPGA Implementation of Principle Component Analysis based Network Intrusion Detection System.

, , , , , und . DATE, Seite 1160-1165. ACM, (2008)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Therma: Thermal-aware Run-time Thread Migration for Nanophotonic Interconnects., und . ISLPED, Seite 230-235. ACM, (2016)Understanding the impact of laptop power saving options on user satisfaction using physiological sensors., , , , , und . ISLPED, Seite 291-296. ACM, (2012)Selective wordline voltage boosting for caches to manage yield under process variations., , , , und . DAC, Seite 57-62. ACM, (2009)Temperature-aware resource allocation and binding in high-level synthesis., , und . DAC, Seite 196-201. ACM, (2005)Using Built-In Sensors to Predict and Utilize User Satisfaction for CPU Settings on Smartphones., und . Proc. ACM Interact. Mob. Wearable Ubiquitous Technol., 3 (1): 21:1-21:25 (2019)Microarchitectures for Managing Chip Revenues under Process Variations., , , , und . IEEE Comput. Archit. Lett., 7 (1): 5-8 (2008)Microarchitectures for Managing Chip Revenues under Process Variations., , , , und . IEEE Comput. Archit. Lett., 6 (2): 29-32 (2007)Low Power Correlating Caches for Network Processors., und . J. Low Power Electron., 1 (2): 108-118 (2005)Understanding the impact of number of CPU cores on user satisfaction in smartphones., , , , , und . MobiQuitous, Seite 288-297. ACM, (2019)Yield-Aware Cache Architectures., , , , und . MICRO, Seite 15-25. IEEE Computer Society, (2006)