Autor der Publikation

Systematic architecture exploration based on optimistic cycle estimation for low energy embedded processors.

, , , , , , und . ASP-DAC, Seite 449-454. IEEE, (2009)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Software Development Tool Generation Method Suitable for Instruction Set Extension of Embedded Processors., , , , und . IPSJ Trans. Syst. LSI Des. Methodol., (2010)Advantage and Possibility of Application-domain Specific Instruction-set Processor (ASIP)., , , und . IPSJ Trans. Syst. LSI Des. Methodol., (2010)A Low-power ASIP Generation Method by Extracting Minimum Execution Conditions., , , und . IPSJ Trans. Syst. LSI Des. Methodol., (2010)A low power VLIW processor generation method by means of extracting non-redundant activation conditions., , , und . CODES+ISSS, Seite 227-232. ACM, (2007)Deformable Part Model Based Arrhythmia Detection Using Time Domain Features., , , und . IEICE Trans. Fundam. Electron. Commun. Comput. Sci., 100-A (11): 2221-2229 (2017)A Hardware/Software Partitioning Algorithm for Designing Pipelined ASIPs with Least Gate Counts., , , und . DAC, Seite 527-532. ACM Press, (1996)A low-energy ASIP with flexible exponential Golomb codec for lossless data compression toward artificial vision systems., , , und . BioCAS, Seite 1-4. IEEE, (2015)Effectiveness of the ASIP design system PEAS-III in design of pipelined processors., , , , , und . ASP-DAC, Seite 649-654. ACM, (2001)VLSI implementation of a real-time operating system., , , und . ASP-DAC, Seite 679-680. IEEE, (1997)VLSI implementation and evaluation of a real-time operating system., , , , und . Syst. Comput. Jpn., 27 (6): 1-10 (1996)