Autor der Publikation

Taylor Series Based Architecture for Quadruple Precision Floating Point Division.

, und . ISVLSI, Seite 518-523. IEEE Computer Society, (2016)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Configurable Architectures for Multi-Mode Floating Point Adders., , , , , und . IEEE Trans. Circuits Syst. I Regul. Pap., 62-I (8): 2079-2090 (2015)Dual-mode double precision division architecture., und . MWSCAS, Seite 1-4. IEEE, (2016)Configurable Architecture for Double/Two-Parallel Single Precision Floating Point Division., , , und . ISVLSI, Seite 332-337. IEEE Computer Society, (2014)Efficient Implementation of Floating-Point Reciprocator on FPGA., und . VLSI Design, Seite 267-271. IEEE Computer Society, (2009)Taylor Series Based Architecture for Quadruple Precision Floating Point Division., und . ISVLSI, Seite 518-523. IEEE Computer Society, (2016)Dual-mode double precision / two-parallel single precision floating point multiplier architecture., und . VLSI-SoC, Seite 213-218. IEEE, (2015)Universal number posit arithmetic generator on FPGA., und . DATE, Seite 1159-1162. IEEE, (2018)Real-time object detection and classification for high-speed asymmetric-detection time-stretch optical microscopy on FPGA., , , , , , , und . FPT, Seite 261-264. IEEE, (2016)Architecture for Dual-Mode Quadruple Precision Floating Point Adder., , und . ISVLSI, Seite 249-254. IEEE Computer Society, (2015)Efficient Implementation of IEEE Double Precision Floating-Point Multiplier on FPGA., und . ICIIS, Seite 1-4. IEEE, (2008)