Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

Keine Personen gefunden für den Autorennamen Satoh, Akashi
Eine Person hinzufügen mit dem Namen Satoh, Akashi
 

Weitere Publikationen von Autoren mit dem selben Namen

Clock glitch generator on SAKURA-G for fault injection attack against a cryptographic circuit., , und . GCCE, Seite 1-4. IEEE, (2016)High-Resolution Side-Channel Attack Using Phase-Based Waveform Matching., , , , und . CHES, Volume 4249 von Lecture Notes in Computer Science, Seite 187-200. Springer, (2006)Small and High-Speed Hardware Architectures for the 3GPP Standard Cipher KASUMI., und . ISC, Volume 2433 von Lecture Notes in Computer Science, Seite 48-62. Springer, (2002)High-speed hardware architectures for authenticated encryption mode GCM.. ISCAS, IEEE, (2006)A Configurable On-Chip Glitchy-Clock Generator for Fault Injection Experiments., , , , und . IEICE Trans. Fundam. Electron. Commun. Comput. Sci., 95-A (1): 263-266 (2012)Evaluation of Information Leakage from Cryptographic Hardware via Common-Mode Current., , , , , , , , , und . IEICE Trans. Electron., 95-C (6): 1089-1097 (2012)Non intrusive current and power factor sensor with energy harvesting for maintenance-free operation., , und . IEEE SENSORS, Seite 1-4. IEEE, (2022)Pseudo-LFSR PUF: A Compact, Efficient and Reliable Physical Unclonable Function., , , und . ReConFig, Seite 223-228. IEEE Computer Society, (2011)A Compact Rijndael Hardware Architecture with S-Box Optimization., , , und . ASIACRYPT, Volume 2248 von Lecture Notes in Computer Science, Seite 239-254. Springer, (2001)High-Performance Concurrent Error Detection Scheme for AES Hardware., , , und . CHES, Volume 5154 von Lecture Notes in Computer Science, Seite 100-112. Springer, (2008)