Autor der Publikation

Analog Integrated Circuit Topology Synthesis With Deep Reinforcement Learning.

, und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 41 (12): 5138-5151 (2022)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Efficient Performance Modeling for Automated CMOS Analog Circuit Synthesis., und . IEEE Trans. Very Large Scale Integr. Syst., 29 (11): 1824-1837 (2021)Signal-Division-Aware Analog Circuit Topology Synthesis Aided by Transfer Learning., , , und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 42 (11): 3481-3490 (November 2023)Deep Reinforcement Learning for Analog Circuit Structure Synthesis., und . DATE, Seite 1157-1160. IEEE, (2022)Deep Reinforcement Learning for Analog Circuit Sizing., und . ISCAS, Seite 1-5. IEEE, (2020)Graph-Grammar-Based Analog Circuit Topology Synthesis., und . ISCAS, Seite 1-5. IEEE, (2019)Advanced Transitive-Closure-Graph-Based Placement Representation for Analog Layout Design., , , und . ICECS, Seite 1-4. IEEE, (2020)Analog Integrated Circuit Topology Synthesis With Deep Reinforcement Learning., und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 41 (12): 5138-5151 (2022)Reinforcement-Learning-based Mixed-Signal IC Placement for Fogging Effect Control., , , und . ISQED, Seite 127-132. IEEE, (2022)Fogging-Effect-Aware Mixed-Signal IC Placement with Reinforcement Learning., , , und . ISCAS, Seite 2895-2899. IEEE, (2022)An Automated Topology Synthesis Framework for Analog Integrated Circuits., und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 39 (12): 4325-4337 (2020)