Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Transforming a linear algebra core to an FFT accelerator., , und . ASAP, Seite 175-184. IEEE Computer Society, (2013)EIE: Efficient Inference Engine on Compressed Deep Neural Network., , , , , , und . ISCA, Seite 243-254. IEEE Computer Society, (2016)On the Efficiency of Register File versus Broadcast Interconnect for Collective Communications in Data-Parallel Hardware Accelerators., , und . SBAC-PAD, Seite 19-26. IEEE Computer Society, (2012)Improving energy efficiency of DRAM by exploiting half page row access., , , , und . MICRO, Seite 27:1-27:12. IEEE Computer Society, (2016)Rethinking Floating Point Overheads for Mixed Precision DNN Accelerators., , , , und . MLSys, mlsys.org, (2021)Retrospective: EIE: Efficient Inference Engine on Sparse and Compressed Neural Network., , , , , , und . CoRR, (2023)A Highly Efficient Multicore Floating-Point FFT Architecture Based on Hybrid Linear Algebra/FFT Cores., , und . J. Signal Process. Syst., 77 (1-2): 169-190 (2014)Plasticine: A Reconfigurable Architecture For Parallel Paterns., , , , , , , , und . ISCA, Seite 389-402. ACM, (2017)A Linear Algebra Core Design for Efficient Level-3 BLAS., , , , , und . ASAP, Seite 149-152. IEEE Computer Society, (2012)A high-performance, low-power linear algebra core., , und . ASAP, Seite 35-42. IEEE Computer Society, (2011)