Autor der Publikation

Safe and Efficient Deployment of Data-Parallelizable Applications on Many-Core Platforms: Theory and Practice.

, , , und . IEEE Des. Test, 35 (4): 7-15 (2018)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Supporting vertical links for 3D networks-on-chip: toward an automated design and analysis flow., , und . Nano-Net, Seite 15. ICST/ACM, (2007)A post-compiler approach to scratchpad mapping of code., , , , und . CASES, Seite 259-267. ACM, (2004)Towards Ultrasound Everywhere: A Portable 3D Digital Back-End Capable of Zone and Compound Imaging., , , , , , , und . IEEE Trans. Biomed. Circuits Syst., 12 (5): 968-981 (2018)Comparison of a Timing-Error Tolerant Scheme with a Traditional Re-transmission Mechanism for Networks on Chips., , , , , , und . SoC, Seite 1-4. IEEE, (2006)A Network Traffic Generator Model for Fast Network-on-Chip Simulation., , , , , und . DATE, Seite 780-785. IEEE Computer Society, (2005)Tackling the bottleneck of delay tables in 3D ultrasound imaging., , , , , , und . DATE, Seite 1683-1688. ACM, (2015)Quest for the ultimate network-on-chip: the NaNoC project., , , , , , , , und . INA-OCMC@HiPEAC, Seite 43-46. ACM, (2012)A Layout-Aware Analysis of Networks-on-Chip and Traditional Interconnects for MPSoCs., , , , und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 26 (3): 421-434 (2007)Design Issues and Considerations for Low-Cost 3-D TSV IC Technology., , , , , , , , , und 27 andere Autor(en). IEEE J. Solid State Circuits, 46 (1): 293-307 (2011)Fault tolerance overhead in network-on-chip flow control schemes., , , und . SBCCI, Seite 224-229. ACM, (2005)