Autor der Publikation

Self-Calibrated Energy-Efficient and Reliable Channels for On-Chip Interconnection Networks.

, und . J. Electr. Comput. Eng., (2012)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A high-performance low VMIN 55nm 512Kb disturb-free 8T SRAM with adaptive VVSS control., , , , , , , , , und 9 andere Autor(en). SoCC, Seite 197-200. IEEE, (2011)On-demand memory sub-system for multi-core SoCs., , und . SoCC, Seite 122-127. IEEE, (2011)An energy-efficient 10T SRAM-based FIFO memory operating in near-/sub-threshold regions., , , und . SoCC, Seite 19-23. IEEE, (2011)All digitally controlled linear voltage regulator with PMOS strength self-calibration for ripple reduction., , , , , , und . VLSI-DAT, Seite 1-4. IEEE, (2015)An all-digital power management unit with 90% power efficiency and ns-order voltage transition time for DVS operation in low power sensing SoC applications., , , , , und . ISCAS, Seite 1370-1373. IEEE, (2015)A fully-differential subthreshold SRAM cell with auto-compensation., und . APCCAS, Seite 1771-1774. IEEE, (2008)Low quiescent current variable output digital controlled voltage regulator., und . ISCAS, Seite 609-612. IEEE, (2010)A noise-tolerant matchline scheme with XOR-based conditional keeper for energy-efficient TCAM., , und . ISCAS, IEEE, (2006)Area-power-efficient 11-bit hybrid dual-Vdd ADC with self-calibration for neural sensing application., , , , und . SoCC, Seite 18-23. IEEE, (2016)Low Power Pre-Comparison Scheme for NOR-Type 10T Content Addressable Memory., , und . APCCAS, Seite 1301-1304. IEEE, (2006)