Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A 0.84ps-LSB 2.47mW time-to-digital converter using charge pump and SAR-ADC., , , und . CICC, Seite 1-4. IEEE, (2013)An 81.6dB SNDR 15.625MHz BW 3rd Order CT SDM with a True TI NS Quantizer., , , , und . VLSI Technology and Circuits, Seite 54-55. IEEE, (2022)An Ultra-Low-Voltage 160 MS/s 7 Bit Interpolated Pipeline ADC Using Dynamic Amplifiers., , , , und . IEEE J. Solid State Circuits, 50 (6): 1399-1411 (2015)An 81.6 dB SNDR 15.625 MHz BW Third-Order CT SDM With a True Time-Interleaving Noise-Shaping Quantizer., , , , und . IEEE J. Solid State Circuits, 58 (4): 929-938 (2023)HK386: an x86-compatible 32-bit CISC microprocessor., , , , , , , , , und 2 andere Autor(en). ASP-DAC, Seite 661-662. IEEE, (1997)A 50μW 4-channel 83dBA-SNDR Speech Recognition Front-End with Adaptive Beamforming and Feature Extraction., , , , und . CICC, Seite 1-2. IEEE, (2021)6GS/s 8-channel CIC SAR TI-ADC with Neural Network Calibration., , , und . ESSCIRC, Seite 325-328. IEEE, (2022)A 0.024mm² 84.2dB-SNDR 1MHz-BW 3rd-Order VCO-Based CTDSM with NS-SAR Quantizer (NSQ VCO CTDSM)., , und . VLSI Technology and Circuits, Seite 1-2. IEEE, (2023)A 150-MS/s Fully Dynamic SAR-Assisted Pipeline ADC Using a Floating Ring Amplifier and Gain-Enhancing Miller Negative-C., , , und . VLSI Technology and Circuits, Seite 1-2. IEEE, (2023)An 8-bit 20.7 TOPS/W Multi-Level Cell ReRAM-based Compute Engine., , , , , , , , , und 6 andere Autor(en). VLSI Technology and Circuits, Seite 264-265. IEEE, (2022)