Autor der Publikation

Dynamically reconfigurable systolic array accelerators: A case study with extended Kalman filter and discrete wavelet transform algorithms.

, , , , und . IET Comput. Digit. Tech., 4 (2): 126-142 (2010)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Performance of a LU decomposition on a multi-FPGA system compared to a low power commodity microprocessor system., , , und . Scalable Comput. Pract. Exp., (2007)Pattern Recognition Tool to Detect Reconfigurable Patterns in MPEG4 Video Processing., , , , und . IPDPS, IEEE Computer Society, (2002)Resource Estimation and Task Scheduling for Multithreaded Reconfigurable Architectures., , und . ICPADS, Seite 323-. IEEE Computer Society, (2004)Task Scheduling of Control-Data Flow Graphs for Reconfigurable Architectures., , und . ERSA, Seite 225-231. CSREA Press, (2004)Memory architecture template for Fast Block Matching algorithms on FPGAs., , , und . IPDPS Workshops, Seite 1-8. IEEE, (2010)High Level - Application Analysis Techniques & Architectures - To Explore Design possibilities for Reduced Reconfiguration Area Overheads in FPGAs executing Compute Intensive Applications., und . IPDPS, IEEE Computer Society, (2005)Methodology to derive context adaptable architectures for FPGAs., , , , , und . IET Comput. Digit. Tech., 3 (1): 124-141 (2009)Analysis and Design of a Context Adaptable SAD/MSE Architecture., , und . Int. J. Reconfigurable Comput., (2009)PRR-PRR Dynamic Relocation., , und . IEEE Comput. Archit. Lett., 8 (2): 44-47 (2009)Memory support design for LU decomposition on the starbridge hyper-computer., , , und . FPT, Seite 157-164. IEEE, (2006)