Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Subthreshold Operation of CAAC-IGZO FPGA by Overdriving of Programmable Routing Switch and Programmable Power Switch., , , , , , , , , und 2 andere Autor(en). IEEE Trans. Very Large Scale Integr. Syst., 25 (1): 125-138 (2017)UHF RFCPUs on Flexible and Glass Substrates for Secure RFID Systems., , , , , , , , , und 9 andere Autor(en). IEEE J. Solid State Circuits, 43 (1): 292-299 (2008)A 48 MHz 880-nW Standby Power Normally-Off MCU with 1 Clock Full Backup and 4.69-μs Wakeup Featuring 60-nm Crystalline In-Ga-Zn Oxide BEOL-FETs., , , , , , , , , und 1 andere Autor(en). VLSI Circuits, Seite 48-. IEEE, (2019)A Boosting Pass Gate With Improved Switching Characteristics and No Overdriving for Programmable Routing Switch Based on Crystalline In-Ga-Zn-O Technology., , , , , , , , , und 4 andere Autor(en). IEEE Trans. Very Large Scale Integr. Syst., 23 (3): 422-434 (2015)Nonvolatile Memory With Extremely Low-Leakage Indium-Gallium-Zinc-Oxide Thin-Film Transistor., , , , , , , , , und 5 andere Autor(en). IEEE J. Solid State Circuits, 47 (9): 2258-2265 (2012)Embedded memory and ARM Cortex-M0 core using 60-nm C-axis aligned crystalline indium-gallium-zinc oxide FET integrated with 65-nm Si CMOS., , , , , , , , , und 6 andere Autor(en). VLSI Circuits, Seite 1-2. IEEE, (2016)16.9 A 128kb 4b/cell nonvolatile memory with crystalline In-Ga-Zn oxide FET using Vt, cancel write method., , , , , , , , , und 7 andere Autor(en). ISSCC, Seite 1-3. IEEE, (2015)Liquid crystal display device and method for manufacturing the same, , und . (20040305)Normally-Off Computing for Crystalline Oxide Semiconductor-Based Multicontext FPGA Capable of Fine-Grained Power Gating on Programmable Logic Element With Nonvolatile Shadow Register., , , , , , , , , und 2 andere Autor(en). IEEE J. Solid State Circuits, 50 (9): 2199-2211 (2015)Embedded SRAM and Cortex-M0 Core Using a 60-nm Crystalline Oxide Semiconductor., , , , , , , , , und 5 andere Autor(en). IEEE Micro, 34 (6): 42-53 (2014)