Autor der Publikation

Power supply impedance emulation to eliminate overkills and underkills due to the impedance difference between ATE and customer board.

, , , , , , und . ITC, Seite 1-8. IEEE, (2016)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A 3.96μm, 124dB Dynamic Range, 6.2mW Stacked Digital Pixel Sensor with Monochrome and Near-Infrared Dual-Channel Global Shutter Capture., , , , , , , , , und 10 andere Autor(en). VLSI Technology and Circuits, Seite 1-2. IEEE, (2023)A structured routing architecture and its design methodology suitable for high-throughput electron beam direct writing with character projection., , , , , und . ISPD, Seite 69-76. ACM, (2013)A Consideration on LUT Linearization of Stochastic ADC in Sub-Ranging Architecture., , , , , und . MWSCAS, Seite 408-411. IEEE, (2018)Experimental demonstration of stochastic comparators for fine resolution ADC without calibration., , , , und . ICECS, Seite 29-32. IEEE, (2016)Digitally-Controlled Compensation Current Injection to ATE Power Supply for Emulation of Customer Environment., , , , , , und . J. Electron. Test., 34 (2): 147-161 (2018)A Technique for Analyzing On-Chip Power Supply Impedance., , , , und . ATS, Seite 193-198. IEEE Computer Society, (2015)Power supply impedance emulation to eliminate overkills and underkills due to the impedance difference between ATE and customer board., , , , , , und . ITC, Seite 1-8. IEEE, (2016)COOL interconnect low power interconnection technology for scalable 3D LSI design., , , , , , , , , und 2 andere Autor(en). COOL Chips, Seite 1-3. IEEE Computer Society, (2011)High-throughput electron beam direct writing of VIA layers by character projection using character sets based on one-dimensional VIA arrays with area-efficient stencil design., , , , , und . ASP-DAC, Seite 255-260. IEEE, (2013)Extension of power supply impedance emulation method on ATE for multiple power domain., , , , , , und . ETS, Seite 1-2. IEEE, (2017)