Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Power estimation tool for system on programmable chip based platforms (abstract only)., , , und . FPGA, Seite 256. ACM, (2014)Dynamic-vector execution on a general purpose EDGE chip multiprocessor., , , , , , , , und . ICSAMOS, Seite 18-25. IEEE, (2014)PETS: Power and energy estimation tool at system-level., , , , , und . ISQED, Seite 535-542. IEEE, (2014)A RISC-V Simulator and Benchmark Suite for Designing and Evaluating Vector Architectures., , , , , und . ACM Trans. Archit. Code Optim., 17 (4): 38:1-38:30 (2020)DVINO: A RISC-V Vector Processor Implemented in 65nm Technology., , , , , , , , , und 33 andere Autor(en). DCIS, Seite 1-6. IEEE, (2022)POSTER: An Integrated Vector-Scalar Design on an In-order ARM Core., , , , , , und . PACT, Seite 447-448. ACM, (2016)Evaluation of vectorization potential of Graph500 on Intel's Xeon Phi., , , , , , und . HPCS, Seite 47-54. IEEE, (2014)ViPS: Visual processing system for medical imaging., , , , und . BMEI, Seite 40-45. IEEE, (2015)Proceedings of the Thirteenth International Workshop on Programmability and Architectures for Heterogeneous Multicores (MULTIPROG-2020)., , , und . CoRR, (2020)Vector Processing-Aware Advanced Clock-Gating Techniques for Low-Power Fused Multiply-Add., , , , , und . IEEE Trans. Very Large Scale Integr. Syst., 26 (4): 639-652 (2018)