Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Design of a Bone-Guided Cochlear Implant Microsystem With Monopolar Biphasic Multiple Stimulations and Evoked Compound Action Potential Acquisition and Its In Vivo Verification., , , , , , , , , und 2 andere Autor(en). IEEE J. Solid State Circuits, 56 (10): 3062-3076 (2021)The impact of low-holding-voltage issue in high-voltage CMOS technology and the design of latchup-free power-rail ESD clamp circuit for LCD driver ICs., und . IEEE J. Solid State Circuits, 40 (8): 1751-1759 (2005)A CMOS Bandgap Reference Circuit for Sub-1-V Operation without Using Extra Low-Threshold-Voltage Device., , und . IEICE Trans. Electron., 88-C (11): 2150-2155 (2005)MOS-Bounded Diodes for On-Chip ESD Protection in Deep Submicron CMOS Process., , und . IEICE Trans. Electron., 88-C (3): 429-436 (2005)New Design of 2 x VDD-Tolerant Power-Rail ESD Clamp Circuit for Mixed-Voltage I/O Buffers in 65-nm CMOS Technology., und . IEEE Trans. Circuits Syst. II Express Briefs, 59-II (3): 178-182 (2012)Ultra-High-Voltage Charge Pump Circuit in Low-Voltage Bulk CMOS Processes With Polysilicon Diodes., und . IEEE Trans. Circuits Syst. II Express Briefs, 54-II (1): 47-51 (2007)A new Schmitt trigger circuit in a 0.13-μm 1/2.5-V CMOS process to receive 3.3-V input signals., und . IEEE Trans. Circuits Syst. II Express Briefs, 52-II (7): 361-365 (2005)Design of Mixed-Voltage-Tolerant Crystal Oscillator Circuit in Low-Voltage CMOS Technology., , und . IEEE Trans. Circuits Syst. I Regul. Pap., 56-I (5): 966-974 (2009)Design of Power-Rail ESD Clamp Circuit With Ultra-Low Standby Leakage Current in Nanoscale CMOS Technology., und . IEEE J. Solid State Circuits, 44 (3): 956-964 (2009)ESD Protection Design of High-Linearity SPDT CMOS T/R Switch for Cellular Applications., und . ISCAS, Seite 1-5. IEEE, (2019)