Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

ADC-based Wireline Transceiver.. CICC, Seite 1-89. IEEE, (2019)A 0.5-16.3 Gbps Multi-Standard Serial Transceiver With 219 mW/Channel in 16-nm FinFET., , , , , , , , , und 7 andere Autor(en). IEEE J. Solid State Circuits, 52 (7): 1783-1797 (2017)Design of a 50-Gb/s Hybrid Integrated Si-Photonic Optical Link in 16-nm FinFET., , , , , , , , , und 1 andere Autor(en). IEEE J. Solid State Circuits, 55 (4): 1086-1095 (2020)Session 8 Overview: Ultra-High-Speed Wireline Wireline Subcommittee., , und . ISSCC, Seite 124-125. IEEE, (2021)A fully-adaptive wideband 0.5-32.75Gb/s FPGA transceiver in 16nm FinFET CMOS technology., , , , , , , , , und 2 andere Autor(en). VLSI Circuits, Seite 1-2. IEEE, (2016)F5: Wireline transceivers for Mega Data Centers: 50Gb/s and beyond., , , , , und . ISSCC, Seite 512-514. IEEE, (2017)6.3 A 40-to-56Gb/s PAM-4 receiver with 10-tap direct decision-feedback equalization in 16nm FinFET., , , , , , , , , und 7 andere Autor(en). ISSCC, Seite 114-115. IEEE, (2017)A 4-to-16GHz inverter-based injection-locked quadrature clock generator with phase interpolators for multi-standard I/Os in 7nm FinFET., , , , , , , , , und . ISSCC, Seite 390-392. IEEE, (2018)An Inverter-Based Analog Front End for a 56 GB/S PAM4 Wireline Transceiver in 16NMCMOS., , , , , , und . VLSI Circuits, Seite 269-270. IEEE, (2018)3.7 A 40-to-64Gb/s NRZ transmitter with supply-regulated front-end in 16nm FinFET., , , , , , , , und . ISSCC, Seite 68-70. IEEE, (2016)