Autor der Publikation

FastYield: variation-aware, layout-driven simultaneous binding and module selection for performance yield optimization.

, , und . ASP-DAC, Seite 61-66. IEEE, (2009)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Performance-driven mapping for CPLD architectures., , , und . FPGA, Seite 39-47. ACM, (2001)Debugging and verifying SoC designs through effective cross-layer hardware-software co-simulation., , , , , und . DAC, Seite 7:1-7:6. ACM, (2016)Optimality study of resource binding with multi-Vdds., , , und . DAC, Seite 580-585. ACM, (2006)Throughput-oriented kernel porting onto FPGAs., , , , und . DAC, Seite 11:1-11:10. ACM, (2013)C-Mine: Data Mining of Logic Common Cases for Low Power Synthesis of Better-Than-Worst-Case Designs., , und . DAC, Seite 205:1-205:6. ACM, (2014)Resource and data optimization for hardware implementation of deep neural networks targeting FPGA-based edge devices., , , und . SLIP@DAC, Seite 1:1-1:8. ACM, (2018)Analytical SPICE-Compatible Model of Schottky-Barrier-Type GNRFETs With Performance Analysis., , , , und . IEEE Trans. Very Large Scale Integr. Syst., 24 (2): 650-663 (2016)Introduction.. ACM Trans. Reconfigurable Technol. Syst., 9 (4): 28:1-28:2 (2016)AutoScaleDSE: A Scalable Design Space Exploration Engine for High-Level Synthesis., , , und . ACM Trans. Reconfigurable Technol. Syst., 16 (3): 46:1-46:30 (September 2023)Algorithm/Accelerator Co-Design and Co-Search for Edge AI., , , und . IEEE Trans. Circuits Syst. II Express Briefs, 69 (7): 3064-3070 (2022)