Autor der Publikation

A methodology for efficient high-level dataflow simulation of mixed-signal front-ends of digital telecom transceivers.

, , , , , , und . DAC, Seite 440-445. ACM, (2000)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A 400 μW 4.7-to-6.4GHz VCO under an Above-IC Inductor in 45nm CMOS., , , , und . ISSCC, Seite 536-537. IEEE, (2008)Modeling FinFET metal gate stack resistance for 14nm node and beyond., , , , , , , , und . ICICDT, Seite 1-4. IEEE, (2015)Inductor-based ESD protection under CDM-like ESD stress conditions for RF applications., , , , , , , und . CICC, Seite 49-52. IEEE, (2008)A plug-and-play wideband RF circuit ESD protection methodology: T-diodes., , , , , , , , , und . Microelectron. Reliab., 49 (12): 1440-1446 (2009)Ultra-wideband channel model for communication around the human body., , , , , und . IEEE J. Sel. Areas Commun., 24 (4): 927-933 (2006)Flicker noise upconversion mechanisms in K-band CMOS VCOs., , , und . A-SSCC, Seite 1-4. IEEE, (2015)Advanced Planar Bulk and Multigate CMOS Technology: Analog-Circuit Benchmarking up to mm-Wave Frequencies., , , , , , , , , und 5 andere Autor(en). ISSCC, Seite 528-529. IEEE, (2008)Clock tree optimization in synchronous CMOS digital circuits for substrate noise reduction using folding of supply current transients., , , , , , und . DAC, Seite 399-404. ACM, (2002)A 4.1-mW 3.5-GS/s 6-Bit Time-Interleaved ADC in 40-nm CMOS., , , und . IEEE Trans. Circuits Syst. II Express Briefs, 61-II (7): 466-470 (2014)Analysis and Design of a CMOS Ultra-High-Speed Burst Mode Imager with In-Situ Storage Topology Featuring In-Pixel CDS Amplification., , , , , , , und . Sensors, 18 (11): 3683 (2018)