Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

IntAct: A 96-Core Processor With Six Chiplets 3D-Stacked on an Active Interposer With Distributed Interconnects and Integrated Power Management., , , , , , , , , und 18 andere Autor(en). IEEE J. Solid State Circuits, 56 (1): 79-97 (2021)Adding Temporal Redundancy to Delay Insensitive Codes to Mitigate Single Event Effects., , und . ASYNC, Seite 142-149. IEEE Computer Society, (2012)H2A: A hardened asynchronous network on chip., , und . SBCCI, Seite 1-6. IEEE, (2013)Parity check for m-of-n delay insensitive codes., , und . IOLTS, Seite 157-162. IEEE, (2013)An accurate Single Event Effect digital design flow for reliable system level design., , und . DATE, Seite 224-229. IEEE, (2012)Hermes-AA: A 65nm asynchronous NoC router with adaptive routing., , , und . SoCC, Seite 493-498. IEEE, (2010)Two-phase protocol converters for 3D asynchronous 1-of-n data links., , und . ASP-DAC, Seite 154-159. IEEE, (2015)Soft error mitigation in asynchronous networks on chip.. Pontifícia Universidade Católica do Rio Grande do Sul, Porto Alegre, Brazil, (2012)ndltd.org (oai:tede2.pucrs.br:tede/5198).Hermes-A - An Asynchronous NoC Router with Distributed Routing., , , und . PATMOS, Volume 6448 von Lecture Notes in Computer Science, Seite 150-159. Springer, (2010)Hermes-GLP: A GALS Network on Chip Router with Power Control Techniques., , , und . ISVLSI, Seite 347-352. IEEE Computer Society, (2008)