Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Circuit implications of gate oxide breakdown., , und . Microelectron. Reliab., 43 (8): 1193-1197 (2003)A critical analysis of sampling-based reconstruction methodology for dielectric breakdown systems (BEOL/MOL/FEOL)., , , , , und . IRPS, Seite 2. IEEE, (2015)The resilience wall: Cross-layer solution strategies., , , , , , , , , und 3 andere Autor(en). VLSI-DAT, Seite 1-11. IEEE, (2014)Impacts of NBTI and PBTI on SRAM static/dynamic noise margins and cell failure probability., , , , , und . Microelectron. Reliab., 49 (6): 642-649 (2009)The negative bias temperature instability in MOS devices: A review., und . Microelectron. Reliab., 46 (2-4): 270-286 (2006)Influence and model of gate oxide breakdown on CMOS inverters., , , , und . Microelectron. Reliab., 43 (9-11): 1439-1444 (2003)Dependence of Post-Breakdown Conduction on Gate Oxide Thickness., , und . Microelectron. Reliab., 42 (9-11): 1481-1484 (2002)Analyzing path delays for accelerated testing of logic chips., , , , , , , und . IRPS, Seite 6. IEEE, (2015)Controversial issues in negative bias temperature instability., , und . Microelectron. Reliab., (2018)Influence of the SiO2 layer thickness on the degradation of HfO2/SiO2 stacks subjected to static and dynamic stress conditions., , , , und . Microelectron. Reliab., 47 (4-5): 544-547 (2007)