Autor der Publikation

A 0.5-to-0.75V, 3-to-8 Gbps/lane, 385-to-790 fJ/b, bi-directional, quad-lane forwarded-clock transceiver in 22nm CMOS.

, , , , , , und . VLSIC, Seite 346-. IEEE, (2015)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A 60-GHz Transceiver and Baseband With Polarization MIMO in 28-nm CMOS., , , , , , , , , und . IEEE J. Solid State Circuits, 53 (12): 3613-3627 (2018)A Scalable 5-15 Gbps, 14-75 mW Low-Power I/O Transceiver in 65 nm CMOS., , , , , , , und . IEEE J. Solid State Circuits, 43 (4): 1010-1019 (2008)A Scalable 0.128-1 Tb/s, 0.8-2.6 pJ/bit, 64-Lane Parallel I/O in 32-nm CMOS., , , , , , , , , und . IEEE J. Solid State Circuits, 48 (12): 3229-3242 (2013)A 4-32 Gb/s Bidirectional Link With 3-Tap FFE/6-Tap DFE and Collaborative CDR in 22 nm CMOS., , , , , , , , , und 6 andere Autor(en). IEEE J. Solid State Circuits, 49 (12): 3079-3090 (2014)A 42.2Gb/s 4.3pJ/b 60GHz Digital Transmitter with 12b/Symbol Polarization MIMO., , , , , , und . ISSCC, Seite 172-174. IEEE, (2019)Strong injection locking of low-Q LC oscillators., , , , , , , und . CICC, Seite 699-702. IEEE, (2008)An on-die all-digital delay measurement circuit with 250fs accuracy., , und . VLSIC, Seite 98-99. IEEE, (2012)A 20Gb/s Forwarded Clock Transceiver in 90nm CMOS B., , , , , , , und . ISSCC, Seite 263-272. IEEE, (2006)26.2 A 205mW 32Gb/s 3-Tap FFE/6-tap DFE bidirectional serial link in 22nm CMOS., , , , , , , , , und 6 andere Autor(en). ISSCC, Seite 440-441. IEEE, (2014)Design considerations for low-power receiver front-end in high-speed data links., , , , und . CICC, Seite 1-8. IEEE, (2013)